免费智能真题库
>
分章真题
章/节:
null
题目数量:
0 道
考试要求:
难度系数:
下载本试题列表
共34条
1/3页
上一页
下一页
隶属试卷
题号
题干
难度系数/错误率
已做过
未做对
2023年上半年
软件设计师
上午试卷
综合知识
第2题
选择题
在由高速缓存,主存和硬盘构成的三级存储体系中,CPU执行指令时需要读取数据,那么DMA控制器和中断CPU发出的数据地址是()。
51%
2022年下半年
软件设计师
上午试卷
综合知识
第4题
选择题
以下存储器中,()使用电容存储存,而且需要周期性地进行刷新。
42%
2022年上半年
软件设计师
上午试卷
综合知识
第2题
选择题
以下关于SRAM和DRAM储存器的叙述中正确的是()。
66%
2021年下半年
软件设计师
上午试卷
综合知识
第6题
选择题
()是一种需要通过周期性刷新来保持数据的存储器件。
50%
2021年上半年
软件设计师
上午试卷
综合知识
第4题
选择题
以下关于闪存(Flash Memory)的叙述中,错误的是( )。
48%
2020年下半年
软件设计师
上午试卷
综合知识
第1题
选择题
在程序执行过程中,高速缓存(Cache) 与主存间的地址映射由( )。
42%
2019年下半年
软件设计师
上午试卷
综合知识
第5题
选择题
内存按字节编址,地址从A0000H到CFFFFH的内存,共存(4)字节,若用存储容量为64k×8bit的存储器芯片构成该内存空间,至少需要(5)片。
32%
2019年下半年
软件设计师
上午试卷
综合知识
第4题
选择题
内存按字节编址,地址从A0000H到CFFFFH的内存,共存(4)字节,若用存储容量为64k×8bit的存储器芯片构成该内存空间,至少需要(5)片。
41%
2019年下半年
软件设计师
上午试卷
综合知识
第1题
选择题
在cpu内外常需设置多级高速缓存(cache),主要目的是(1)。
40%
2018年下半年
软件设计师
上午试卷
综合知识
第2题
选择题
在微机系统中,BIOS(基本输入输出系统)保存在( )中。
38%
2017年下半年
软件设计师
上午试卷
综合知识
第5题
选择题
计算机系统的主存主要是由( )构成的。
32%
2017年下半年
软件设计师
上午试卷
综合知识
第4题
选择题
内存按字节编址。若用存储容量为32Kx8bit的存储器芯片构成地址从AOOOOH到DFFFFH的内存,则至少需要( )片芯片。
45%
2017年下半年
软件设计师
上午试卷
综合知识
第2题
选择题
在程序执行过程中,Cache与主存的地址映射是由( )完成的。
36%
2017年上半年
软件设计师
上午试卷
综合知识
第6题
选择题
以下关于Cache (高速缓冲存储器)的叙述中,不正确的是()
32%
2016年下半年
软件设计师
上午试卷
综合知识
第6题
选择题
以下关于Cache与主存间地址映射的叙述中,正确的是(6)。
26%
下载本试题列表
示例说明:
选择
案例
论文
共34条
1/3页
上一页
下一页
本网站所有产品设计(包括造型,颜色,图案,观感,文字,产品,内容),功能及其展示形式,均已受版权或产权保护。
任何公司及个人不得以任何方式复制部分或全部,违者将依法追究责任,特此声明。
本站部分内容来自互联网或由会员上传,版权归原作者所有。如有问题,请及时联系我们。
工作时间:9:00-20:00
客服
商务合作
客服邮箱
service@rkpass.cn
京B2-20210865
|
京ICP备2020040059号-5
|
京公网安备 11010502032051号
|
营业执照
| Copyright ©2000-2023 All Rights Reserved 软考在线版权所有