首页 > 知识点讲解
       存储器
知识路径: > 计算机系统基础知识 > 计算机组成及主要部件的基本工作原理 > 常用I/O设备、通信设备的性能以及基本工作原理 > 
被考次数:48次     被考频率:高频率     总体答错率:47%     知识难度系数:     
 
本知识点历年真题:
   共31条     1/2页      上一页     下一页 
隶属试卷 题号/题型 题干 难度系数/错误率
   2019年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第42题
选择题
某计算机存储器按字节编址,采用小端方式存放数据,假定编译器规定int型和short型长度分别为32位和16位,并且数据按双字节对齐存储。某C语言程序段如下。

record

58%
   2019年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第40题
选择题
一台计算机的显示存储器用DRAM芯片实现,要求显示分辨率为1024x1024,颜色深度为24位,帧频为100Hz,显示总带宽的,50%用来刷新屏幕,则需要的显存总带宽至少为(40)。

62%
   2019年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第37题
选择题
某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2Kx8位的ROM芯片和4Kx4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是(37)。

52%
   2019年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第26题
选择题
I/O端口的访问包括存储器映射方式和I/O映射方式,下面描述中不正确的是(26)。

27%
   2018年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第40题
选择题
下面有关Flash存储器的描述中,不正确的是(40) 。

30%
   2018年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第29题
选择题
计算机结构中,存储器是一个非常重要的部件,典型的分层级存储器结构如下图所示,其中(1)、(2)、(3)分别是(29)。

40%
   2018年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第21题
选择题
某文件管理系统在磁盘上建立了位示图(bitmap),记录磁盘的使用情况。若磁盘上物理块的编号依次为:0, 1,2, •••;系统中的字长为32位,位示图中字的编号依次为:0,1,2,每个字中的一个二进制位对应文件存储器上的一个物..

45%
   2017年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第53题
选择题
以下关于直接存储器访问(DMA)的叙述中,错误的是(53)。

28%
   2017年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第45题
选择题
某计算机字长16位,存储器存取周期是500ns,存储器的带宽是(45)。

36%
   2017年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第28题
选择题
下图为典型直接存储器访问(DMA)控制器的结构示意图,图中(a)应为(28)。

68%
   2017年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第25题
选择题
典型的嵌入式系统存储器层次结构示意图如下所示,存储层次由低到高依次是辅助存储器、主存储器、高速缓存Cache、寄存器,以下叙述中错误的是(25)。

38%
   2016年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第35题
选择题
冯•诺依曼计算机中指令和数据存放在存储器中,CPU区分它们的依据是(35)。

45%
   2016年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第31题
选择题
下图为典型DMA(直接存储器访问)的结构示意图,其中(1)、(2)和(3)分别是(31)。

42%
   2016年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第1题
选择题
(1)用来区分在存储器中以二进制编码形式存放的指令和数据。

42%
   2015年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第36题
选择题
在主存储器和CPU之间增加Cache的目的是(36)。

28%
   2015年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第2题
选择题
虚拟存储体系由(2)两级存储器构成。

45%
   2014年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第28题
选择题
虚拟存储器的管理方式分为段式、页式和段页式三种,以下描述中,不正确的是(28)。

45%
   2014年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第24题
选择题
嵌入式微处理器MPU—般是通过地址总线(AB)、数据总线(DB)和控制总线(CB)三条总线同外围的ROM存储器、RAM存储器及I/O接口电路相连进行工作,下图为其典型的基本结构,①应该是(24)。

32%
   2013年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第39题
选择题
一个16K×32位的存储器,其地址线和数据线的位数分别是(39)。

46%
   2013年下半年
   嵌入式系统设计..
   上午试卷 综合知识
第27题
选择题
嵌入式存储器系统设计中,一般使用三种存储器接口电路:NOR Flash接口。NAND Flash接口和SDRAM接口电路,以下叙述中错误的是(27)。

43%

   共31条     1/2页      上一页     下一页 
 
 
软考在线指南
优惠劵及余额
在线支付
修改密码
下载及使用
购买流程
取消订单
联系我们
关于我们
联系我们
商务合作
旗下网站群
高级资格科目
信息系统项目管理师 系统分析师
系统架构设计师 网络规划设计师
系统规划与管理师
初级资格科目
程序员 网络管理员
信息处理技术员 信息系统运行管理员
中级资格科目
系统集成项目管理工程师 网络工程师
软件设计师 信息系统监理师
信息系统管理工程师 数据库系统工程师
多媒体应用设计师 软件评测师
嵌入式系统设计师 电子商务设计师
信息安全工程师
 

本网站所有产品设计(包括造型,颜色,图案,观感,文字,产品,内容),功能及其展示形式,均已受版权或产权保护。
任何公司及个人不得以任何方式复制部分或全部,违者将依法追究责任,特此声明。
本站部分内容来自互联网或由会员上传,版权归原作者所有。如有问题,请及时联系我们。


工作时间:9:00-20:00

客服

点击这里给我发消息 点击这里给我发消息 点击这里给我发消息

商务合作

点击这里给我发消息

客服邮箱service@rkpass.cn


京B2-20210865 | 京ICP备2020040059号-5 |京公网安备 11010502032051号 | 营业执照 | Copyright ©2000-2023 All Rights Reserved 软考在线版权所有