免费智能真题库 > 历年试卷 > 嵌入式系统设计师 > 2025年上半年 嵌入式系统设计师 上午试卷 综合知识
  第42题      
  知识点:   SPI
  关键词:   SPI   软件过程        章/节:   嵌入式系统总线及通信接口       

 
软件过程改进(SPI)大多采用IDEAL模型,该模型将SPI过程分为(62)。
 
 
  A.  启动阶段、建立阶段、诊断阶段、运行阶段
 
  B.  启动阶段、建立阶段、运行阶段、诊断阶段、恢复阶段
 
  C.  启动阶段、诊断阶段、建立阶段、运行阶段、学习阶段
 
  D.  启动阶段、建立阶段、运行阶段
 
 
 

  相关试题:嵌入式系统总线及通信接口          更多>  
 
  第28题    2019年下半年  
   54%
RS422和RS485都是在RS-232C的基础上发展起来的串行数据接口标准,下面描述正确的是(28)。
  第1题    2025年上半年  
   0%
IEEE 1394具有(58)位地址空间,IEEE1394的通信协议具有三个协议层,不包括(59)。
  第54题    2019年下半年  
   56%
关于RapidIO技术,下列说法中错误的是(54)。
   知识点讲解    
   · SPI
 
       SPI
               SPI概述
               串行外设接口(Serial Peripheral Interface,SPI)总线系统是一种同步串行外设接口,它可以使MCU与各种外围设备以串行方式进行通信以交换信息。SPI有三个寄存器分别为:控制寄存器SPCR、状态寄存器SPSR、数据寄存器SPDR。外围设备包括FLASHRAM、网络控制器、LCD显示驱动器、A/D转换器和MCU等。
               SPI接口特点
               SPI总线系统可直接与各个厂家生产的多种标准外围器件直接接口,该接口一般使用4条线:串行时钟线(SCLK)、主机输入/从机输出数据线MISO、主机输出/从机输入数据线MOSI和低电平有效的从机选择线NSS(有的SPI接口芯片带有中断信号线INT、有的SPI接口芯片没有主机输出/从机输入数据线MOSI)。
               接口信号特点:
               .MOSI:主器件数据输出,从器件数据输入;
               .MISO:主器件数据输入,从器件数据输出;
               .SCLK:时钟信号,由主器件产生,最大为fPCLK/2,从模式频率最大为fCPU/2;
               .NSS:从器件使能信号,由主器件控制,有的IC会标注为CS(Chip Select)。
   题号导航      2025年上半年 嵌入式系统设计师 上午试卷 综合知识   本试卷我的完整做题情况  
1 /
2 /
3 /
4 /
5 /
6 /
7 /
8 /
9 /
10 /
11 /
12 /
13 /
14 /
15 /
 
16 /
17 /
18 /
19 /
20 /
21 /
22 /
23 /
24 /
25 /
26 /
27 /
28 /
29 /
30 /
 
31 /
32 /
33 /
34 /
35 /
36 /
37 /
38 /
39 /
40 /
41 /
42 /
43 /
44 /
45 /
 
46 /
47 /
48 /
49 /
50 /
51 /
52 /
53 /
54 /
55 /
56 /
57 /
58 /
59 /
60 /
 
61 /
62 /
63 /
64 /
65 /
66 /
67 /
68 /
69 /
70 /
71 /
72 /
73 /
74 /
75 /
 
第42题    在手机中做本题