免费智能真题库 > 历年试卷 > 信息系统管理工程师 > 2023年下半年 信息系统管理工程师 上午试卷 综合知识
  第43题      
  知识点:   高速缓冲存储器
  关键词:   Cache        章/节:   计算机硬件知识       

 
以下关于Cache的叙述中,正确的是 (4)。
 
 
  A.  Cache的设计思想是在合理成本下提高命中率
 
  B.  在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素
 
  C.  Cache的设计目标是容量尽可能与主存容量相等
 
  D.  CPU中的Cache容量应大于CPU之外的Cache容量
 
 
 

  相关试题:计算机硬件知识          更多>  
 
  第1题    2013年上半年  
   23%
CPU主要包括(1)。
  第5题    2014年上半年  
   44%
(5)是指CPU一次可以处理的二进制数的位数,它直接关系到计算机的计算精度、速度等指标;运算速度是指计算机每秒能执行的指令条..
  第4题    2009年下半年  
   28%
以下关于Cache的叙述中,正确的是 (4)。
   知识点讲解    
   · 高速缓冲存储器
 
       高速缓冲存储器
        高速缓冲存储器是一种采用和CPU工艺相类似的半导体器件构成的存储装置,其速度可与CPU相匹配,但容量较小,只能存放一小段程序和数据。由于程序具有局部性,在短时间内程序和数据各自相对集中在一小块存储区内。因此在一小段时间内CPU可以不必访问主存,而访问速度较快的高速缓冲存储器,从而提高了指令的执行速度。
        在高档微机中为了获得更高的效率,不仅设置了独立的指令高速缓冲存储器和数据高速缓冲存储器,还把高速缓冲存储器设置成二级或三级。高速缓存通常由双极型半导体存储器或SRAM组成。地址映像以及和主存数据交换机构全由硬件实现,并对程序员透明。
        目前,访问高速缓冲存储器的时间一般为访问主存时间的1/4~1/10。由于半导体器件成本下降很快,高速缓冲存储器存储器已在大、中、小及微型机上普通采用。如下图所示为高速缓冲存储器的基本结构图,主存和高速缓冲存储器均是模块化的(例如以页为单位),并且两者之间交换数据以页为单位进行。CPU访存地址送到高速缓冲存储器,经相联存储映像表的地址映射变换,如果CPU要访问的内容在高速缓冲存储器中,则称为“命中”,则从高速缓冲存储器中读取数据送CPU;如果CPU要访问的内容不在高速缓冲存储器中,则称为“不命中”或“失靶”,则CPU送来地址直接到主存中读取数据。这时,访存地址是同时送到高速缓冲存储器和主存中的。如果访问“未命中”,除了本次访问对主存进行存取外,主存和高速缓冲存储器之间还要通过多字宽通路交换数据。主存内容在写入高速缓冲存储器过程中,如果高速缓冲存储器已满,要按某种替换策略将高速缓冲存储器中一页调出写回主存。这种替换算法可以是最近最少使用算法(LRU)或其他算法,这由相应的管理逻辑来实现。
        
        高速缓冲存储器基本结构图
   题号导航      2023年下半年 信息系统管理工程师 上午试卷 综合知识   本试卷我的完整做题情况  
1 /
2 /
3 /
4 /
5 /
6 /
7 /
8 /
9 /
10 /
11 /
12 /
13 /
14 /
15 /
 
16 /
17 /
18 /
19 /
20 /
21 /
22 /
23 /
24 /
25 /
26 /
27 /
28 /
29 /
30 /
 
31 /
32 /
33 /
34 /
35 /
36 /
37 /
38 /
39 /
40 /
41 /
42 /
43 /
44 /
45 /
 
46 /
47 /
48 /
49 /
50 /
51 /
52 /
53 /
54 /
55 /
56 /
57 /
58 /
59 /
60 /
 
61 /
62 /
63 /
64 /
65 /
66 /
67 /
68 /
69 /
70 /
71 /
72 /
73 /
74 /
75 /
 
第43题    在手机中做本题